# 基于FPGA的数字示波器实验结果
基于FPGA的数字示波器
该代码是基于FPGA的数字示波器的代码,编程语言是verilog,开发环境是Quartus II
基于FPGA的数字存储示波器
在简易示波器的基础上扩大了带宽,故需要采用等效采样的思想,本文是用FPGA来实现的
基于FPGA的数字示波器设计
此文档,详细讲解了,基于FPGA数字示波器的设计过程
基于ARM FPGA的数字示波器
基于ARM_FPGA的示波表关键设计技术
基于FPGA的数字示波器代码verilog
基于FPGA的数字示波器代码(verilog),采用等效采样,并作VGA显示,可以上下左右移动波形,分为多频段显示。
基于FPGA的数字存储示波器的设计
基于FPGA的数字存储示波器的设计
基于FPGA的简易数字存储示波器设计
根据设计指标要求,基于FPGA的系统结构主要由模数转换、数模转换、FPGA数据处理、数据存储四部分组成。
基于FPGA的简易数字存储示波器的设计
绝对完整的毕业设计源代码仿真设计思路完完整整
基于FPGA的数字存储示波器的显示技术
本文主要讨论了一种关于FPGA+LCD的显示控制技术。该技术通过直接用FPGA产生LCD所需的显示控制时序来控制数据的传输和显示
一个基于FPGA简易的数字示波器
该代码是基于FPGA的的数字示波器,里面都进行了详细的解释,非常适合初学者进行学习。