# 32位ALU设计
用ISE设计的32位ALU
用XILINX的ISE2014.4开发的32位ALU。已经过仿真调试。
32位ARM的ALU设计基于FPGA
本资源是用Verilog语言书写的32位ARM的ALU设计,FPGA实现。
基于MIPS32位的ALU设计
包含基于32位mips的ALU的实验代码。
基于FPGA的32位ALU软核设计
介绍了一种基于可编程逻辑器件FPGA和硬件描述语言VHDL的32位ALU的设计方法。该ALU采取层次化设计方法,由控制模块、逻辑
四位ALU设计
四位ALU设计
一种基于FPGA的32位ALU设计
随着计算机技术和大规模集成电路技术的发展,在涉及计算机应用、通信、自动化等领域的电子系统设计工作中,现场可编程技术的运用正以惊人
VHDL语言8位ALU设计
用VHDL语言,模块化设计方式,实现8位运算器单元ALU的设计。
32位浮点加减乘除ALU单元
大家好,这个是IEEE754标准,32位的加减乘除ALU单元的代码。我是用VHDL写的,在modelsim里仿真通过。写好了te
Verilog编写的32位ALU运算器
用Verilog编写的32位ALU(运算器),具有与、或逻辑运算;加、减算术运算;小于置一,零检测,以及溢出检测等功能。其中加法
MIPS32位CPU中ALU的实现
组成原理实验设计,MIPS32位CPU中ALU的实现。