基于FPGA的实时高污染图像降噪器的设计 针对高污染图像,以现场可编程门阵列(FPGA)为平台,实现了一种最大最小排除均值滤波器,并给出了后仿真时序结果和图像仿真结果。试验证明,该滤波器在实时性和噪声抑止性能方面均能达到令人满意的效果
基于FPGA的图像中值滤波器的硬件实现 为了实现图像的实时处理,常采用现场可缡程门列阵FPGA对采集的数字图像做预处理,在讨论中值滤波算法原理的基础上,利用VHDL硬件描述语言设计一个中值滤波模块对输入图像进行去噪处理,仿真结果说明该算法满足实时性要求,取得较好的仿真效果,并对中值滤波的改进算法进行了讨论