GAL20V8.pdf 依靠输出逻辑宏单元(OLMC)允许用户来构建,这种通用的结构提供了最大的设计灵活性。作为GAL20V8的许多可能结构形式中最重要的一个子集,PAL结构被列在宏单元描述部分的表里面。GAL20V8借助于全部功能/熔丝图/参数的兼容性能够仿真任何一种PAL结构。 独特的测试电路和可重复编程的单元使我们能
gal22v10通用阵列逻辑 GAL22V10以最大4ns的传输延迟时间,结合高性能的CMOS工艺与电可擦(E2)悬浮栅工艺可为市场提供在任一22V10设备中得到的最高性能。当与双极型22V10设备相比较时,COMS电路允许GAL22V10消耗较少的功率。E2技术提供高速度(