基于NIOS II的电子钟设计实验报告.doc 1)实现数字时钟准确实时的计时与显示功能; 2)实现闹钟功能,即系统时间到达闹钟时间时闹铃响; 3)实现时间和闹钟时间的调时功能; 4)实现流水灯指示功能。
FPGA基于NIOS II的电子钟设计 使用了Verilog和Sopc两项功能,故在硬件部分使用Verilog编写出数码管的驱动程序,使用NiOSII编写实现过程。 1)使用Qsys生成的定时器timer_1ms实现计时功能; 2)使用8个数码管显示时间; 3)使用3个按钮实现调时间和闹钟时间的功能。按键1:更换模式(模式0:正常显示