image
u43142

这家伙很懒,什么也没写

Ta上传的资源(0)个

IDT8T49N008I Final Data Sheet.pdf

8T49N008I是一个8输出的可编程或可引脚配置生成不同时钟的芯片,输出差分信号的电气特性有LVPECL或LVDS,默认电气特性为LVPECL、

电信 5 0 PDF 2020-08-22 16:08:47

CDCM6208V1RGZTChip.pdf

CDCM6208V1RGZT是一款2:8的低功耗的时钟Buffer,时钟输出的电平类型有:LVDS、LVPECL、CML。输出8路中有4组是整形参数输出,另4组是部分参数输出.

电信 5 0 PDF 2020-08-21 18:08:35

VC7215_SCH_REV1_0.pdf

封装FFG1927的原理图,HW-V7T-VC7215VIRTEX-7FFG1927

电信 18 0 PDF 2020-05-30 23:05:21

ug472_7Series_Clocking.pdf

关于xilinxVirtex-7时钟资源的技术文档,介绍了关于七系列的时钟结构,例一个时钟的具体时钟构造,列举的各种时钟buffers,时钟如何被驱动。

电信 14 0 PDF 2020-04-30 19:04:12

7Series FPGAs Packaging and Pinout

该文档为七系列的封装Pinout,7SeriesFPGAsPackagingandPinout

电信 36 0 pdf 2019-09-19 04:09:57

IDT8T49N004I Final Data Sheet.pdf

8T49N004I是一个4输出的可编程或可引脚配置生成不同时钟的芯片,输出差分信号的电气特性有LVPECL或LVDS,默认电气特性为LVPECL.

电信 17 0 PDF 2019-09-04 01:09:06

ICS83PN161I Final Data Sheet.pdf

ICS83PN161I芯片是一个单对单的差分时钟转换电路,只有一组时钟输出.输出有161.1328125M168.1170886M167.4107143M168.8294492M

电信 45 0 PDF 2019-09-04 01:09:05