基于FPGA的Verilog语言的数字电压表 性能: ① 用EDA实训仪的I/O设备和PLD芯片实现数字电压表的设计,用4只八段数码管显示被测电压的结果。 ② 测量范围为0V~5V,测量精度为0.001V。 ③ 可以用EDA实训仪上的A/D输入端口直接测量直流电压。 ④ 测试仪应具有安全性和可靠性。
基于FPGA的Verilog语言的计时器和倒计时的系统设计 功能描述:1.计时器:24小时计时器由2个60进制加计数器和I个24进制加计数器构成,输入CLK为1Hz(秒)的时钟,经过60进制加计数后产生1分钟的进位时钟信号,再经过60进制加计数后产生I小时的进位时钟信号送给24进制加计数器进行加计数,当加计数到达23:59;59后,再来一个秒脉冲,产生时的进