基于FPGA的数字频率计 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存和译码显示电路4部分。其中分频模块输出的闸门信号控制计数器的计数。计数模块由八个十进制计数器组成,测量范围0HZ~99MHZ,各计数器的输出的BCD码送译码变成十进进
毕业设计智能电话系统 1)初始化(LCD初始化,DS1302初始化,DS18B20初始化) 2)从DS1302取出时间数据并进行显示 3)从DS18B20取出温度数据并进行显示 4)检查温度数据是否高于或等于火警温度 5)条件成立,即执行拨号程序;不成立就下继续执行 7)键盘扫描,如果按下的KEY是MENU就进入菜单显示