Altera杯CPLD电路设计竞赛基于SOPC的倒计时牌 本作品以Alter公司的CPLD——EPM1270为开发平台,通过扩展必要的外围显示电路,从而完成了基于SOPC的倒计时牌的设计。该倒计时牌的倒计时时间可在1秒到1000天之间任意设定。除倒计时的功能之外,还增加了万年历的功能,可正确显示2000~2099年的日期和时间。
EDA实验教材仿真软件MAXPLUS2 实验内容:电子电路PSPICE程序辅助分析, 组合逻辑3-8译码器的设计, 组合逻辑电路的设计, 触发器功能的模拟实现, 扫描显示驱动电路, 计数器及时序电路, 数字钟, 字符发生器, 函数信号发生器, 模拟信号检测。