等精度测频V2.zip 实现等精度测频率,采用50MHz的参考时钟,包含testbench文件,可在vivado,quartus仿真,实测范围可在1~100MHz。其他频率范围没有测试,理论上可以全频带。低频周期低于门闸周期时候,采用测周法,并同步信号,避免了等精度门闸时间长度的限制无法测量超低频率的问题。
vivado利用Tcl快速建立hdmi_vdma BlockDesign 包含快速建立hdmi_vdma工程的tcl,建立工程用得到的IP核,时序约束文件,输出显示文字的库函数,SDK源码,适用于PYNQ_Z2,建议尽量使用2019.1版本的vivado
采用matlab基于RS232和uart的FLUKE45与MCU同步采样数据工具 利用matlabGUI设计制作的GUI,可实现FLUKE万用表与单片机MCU之间的同步数据采样,并利用matlab自带工具cftool进行拟合,经测试,具有一定的数据排错能力,存在一些可以容忍的bug,同步采样速率与MCU性能有关。MCU波特率默认为115200,FLUKE为9600
MSP430F6638数字钟系统源代码 本系统以MSP430f6638口袋实验板(以下简称单片机)作为数据处理和控制的核心,辅以UIBOARD进行操作和点阵液晶显示时间,实现数字钟。使用单片机的XT2CLK高频时钟源可以提供4MHZ~32MHZ的震荡频率,经过两次8分频得到频率较低的时钟信号;采用定时器定时器 Timer_A和Timer_