基于Verilog的PIC16C57RISC CPU设计.rar 这是一个基于 Microchip PIC16C57 功能实现的 RISC CPU 设计。指令系统采用了精简指令集架构,指令集数量为 33 个,总线结构采用了数据总线(8 位)和指令总线(12 位)独立分开的哈佛架构。通过搭建仿真平台和编写测试程序,验证了本设计能够正确地执行一系列的测试任务。
Binary_Dilate_HDMI.rar 生成基于 VGA 时序的黑白黑白的二值条,并经过 Dilate 形态学操作,在同时配置好 HDMI 寄存器的时候,最终将视频处理之后的数据通过 HDMI 显示在显示屏上
Simple and Practical Algorithm for Sparse Fourier Transform_MIT.pdf 本文是稀疏傅里叶变换最经典的起源文献;由麻省理工学院的研究人员在2012年研究出来的一种基于信号的频域变换域,利用其稀疏特性,能够以比快速傅里叶变换还快到 2-3 倍的变换速率,从而实现信号的傅里叶变换。
Colorbar_RGB2HSV_HDMI.rar 生成基于VGA时序的两边白中间蓝的彩色条,并经过RGB2HSV颜色空间转换,在同时配置好HDMI寄存器的时候,最终将视频处理之后的数据通过HDMI显示在显示屏上
CM3_FPGA SoC_Design_Flow.pdf 执行SoC设计流程:大致是先在Vivado和SDK导入ARMCortex-M3的IP;然后开始Vivado BlockDesign搭建;利用SDK导出BSP;在Keil上进行C开发并编译;执行交叉编译流程,生成比特流载入FPGA开发板上