Ta上传的资源 (0)

采样数据系统的基本原理 1、典型的DSP采样数据系统 2、模拟时间的离散时间采样 3、混叠的时域效应 4、混叠的频域效应 5、抗混叠滤波器的选择 6、抗混叠滤波器示例 7、过采样与抽取 8、欠采样及其应用 9、FDM信号的超奈奎斯特频率采样 10、模拟下变频或解调 11、量化理论、信噪比和有效位 1

以前,数字滤波器需要专门设计技术、高性能且昂贵的硬件、复杂的软件才能实现,因此应用非常有限。如今,随处可得的低成本高速数字信号处理IC,如乘法器和乘法器/累加器等,结合简单易用的标准化设计流程,已大大简化滤波器的实现。因此,如果应用需要滚降超过24 dB/倍频程的滤波器,那么设计库中应当包括数字滤波

相位噪声和抖动的功率谱密度:理论、数据分析和实验结果电子设备有多种技术可以生成时钟。电路包括R-C反馈电路、定时器、振荡器和晶体及晶体振荡器。根据具体电路要求,人们可能接受高相位噪声(抖动)的廉价时钟源。但是,最近的新器件要求更出色的时钟性能,也就是更昂贵的时钟源。人们对转换器采样信号的频谱纯度也提

[AN-1067]相位噪声和抖动的功率谱密度:理论、数据分析和实验结果模数和数模转换器采样时钟内的抖动会对可实现的最大信噪比造成限制(参见参考文献部分vandePlassche著《集成模数和数模转换器》)。本应用笔记阐述了相位噪声和抖动的定义,绘制了其功率谱密度,介绍了时域和频域测量技术,解释了实验

屏蔽和防护 如何排除干扰型噪声 方法及原理:一种理性方法 降低噪声耦合的方法之一是“屏蔽”。本文的目的是说明如何正确利用屏蔽来降低噪声。我们将要讨论的主题主要包括容性耦合引起的噪声、磁耦合引起的噪声以及有源屏蔽和防护。同时会提出一套指导原则,以及一些注意事项。 首先需要明确:屏蔽问题始终是可以合理解