多功能数字钟
实现Verilog多功能数字钟,(1)完成VerilogHDL课件2例2.10的闰年判断程序设计,年号的四位数字应该用BCD码表示; (2)用VerilogHDL设计一个测试向量,用枚举方式产生激励信号,列举不少于10个典型年号,将被测模块的输出与正确的结果依次进行比对, 若无错误,TB输出如下形式: OK : input YEAR= 2001, output leap= 0 OK : input YEAR= 2000, output leap= 1 若有错误,TB输出形式如下格式对齐的运行信息: Error: input YEAR= 1900, output leap= 1, th
用户评论
推荐下载
-
基于51单片机的多功能数字钟
基于51单片机的多功能数字钟,带源程序和protues电路仿真
14 2019-05-05 -
基于Verilog加HDL设计的多功能数字钟
基于VerilogHDL语言实现多功能数字时钟内含有程序
18 2019-05-02 -
2021年多功能数字钟时分秒.docx
.
5 2023-01-10 -
2021年多功能数字钟时分秒.pdf
.
3 2023-01-10 -
基于FPGA的多功能数字钟设计2013年
在FPGA开发环境下,以QuartusII软件为系统设计平台,采用Verilog HDL语言,运用自上而下的模块化编程思想和实现方案对多功能数字钟各功能模块进行设计.在原理图文件中添加各功能模块元件符
11 2021-05-10 -
基于EWB的多功能数字钟设计与实现
用方波信号发生器发出1HZ的稳定的方波信号作为CP信号输入 ,秒计数器满60向分计数器进位,分计数器满60向小时进位,小时计数器按“23翻0”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电
35 2018-12-26 -
C8051F310多功能数字钟.zip
华科光电那个开发板的作业,当年写的一个版本,你懂的
22 2019-01-02 -
单片机多功能数字钟系统论文
单片机多功能数字钟系统论文 适合作为论文的参考资料
15 2019-01-09 -
数字电子技术基础多功能数字钟课程设计
(1)设计一个数字钟。要求用六位数码管显示时间,格式为00:00:00。(2)具有60进制和24进制(或12进制)计数功能,秒、分为60进制计数,时为24进制(或12进制)计数。(3)有译码、七段数码
36 2019-07-10 -
多功能数字钟计时校时扩展功能的仿真与调试
本实验为多功能数字钟的设计与仿真调试。数字钟的基本功能包括1、准确计时,以数字形式显示时、分、秒的时间;2、小时的计时要求为“12翻1”、分和秒的计时要求为60进位;3、校时功能。扩展功能包括:1、定
25 2019-05-19
暂无评论