音频发生器基于声卡的示波器器
音频发生器+基于声卡的示波器,可使用于单片机的音频频谱接受的源
用户评论
推荐下载
-
基于FPGA的DDS信号发生器
本文介绍了一种基于FPGA的DDS基本信号发生器的设计方法,应用VHDL语言编程及QuartusII软件进行编译和波形仿真,用VHDL语言对DDS进行供能描述,方便在不同的实现方式下移植和修改参
25 2019-09-27 -
基于labvie的虚拟信号发生器
基于labvie的虚拟信号发生器
22 2019-09-27 -
基于Labview的虚拟信号发生器
1)能够根据个人需要产生各种波形:三角、方波、正弦、锯齿2)能够加噪,并进行IIR滤波及显示3)能显示原信号的幅频图和相频图
29 2019-09-27 -
基于FPGA的任意信号发生器
:目前我们使用的信号发生器主要由集成式DDS芯片或FPGA加高速D/A的方案来实现。集成式DDS芯片使用不灵活,而对于FPGA加高速D/A的设计方案,由于D/A芯片的价格过高导致信号发生器的成本增加。
27 2019-08-17 -
基于FPGA的函数信号发生器
基于FPGA的函数信号发生器,硬件调试成功,可调频,调幅,波形选择,实测可实现0-1mhz方波,正弦波,三角波,有详细的注释
29 2019-09-08 -
基于FPGA函数发生器的设计
学期作业用VHDL语言设计的函数信号发生器
42 2018-12-07 -
基于FPGA的DDS波形发生器
一篇不错的论文,关于fpga的,很不错哦,也许会对你的学习会有帮助
32 2019-01-11 -
基于labview的任意波形发生器
基于labview的任意波形发生器 ,用美国国家仪器公司的labview做的,可以实现串行通信
24 2019-01-11 -
基于CPLD的信号发生器设计
基于CPLD的信号发生器设计,可以产生方波、正弦波、三角波等常用波形。
27 2019-01-11 -
基于fpga的dds信号发生器
本设计要求DDS实现的性能指标为:当系统时钟频率为24MHz时,分辨率为1.43Hz,当相位增量寄存器为19位时,最高输出频率是749731Hz。(理论上完全可以达到,甚至更高,但是由于受到DA器件及
30 2019-01-12
暂无评论