基于FPGA的正交数控振荡器NCO的设计与实现
用户评论
推荐下载
-
论文研究使用VDBA的电压模式三阶正交正弦振荡器
本文提出了一个三阶正交正弦振荡器(TOQSO),它使用两个电压差动缓冲放大器(VDBA),三个电容器和一个电阻器。 新的拓扑提供了两个正交电压输出。 振荡条件(CO)和振荡频率(FO)可通过VDBA的
7 2020-08-30 -
锁相环电路中压控振荡器的分析与设计
在传统LC压控振荡器基础上,通过采用二次谐波滤波技术降低了振荡器的相位噪声,并完成了电路的仿真。仿真结果表明,该压控振荡器的振荡频率在1.9~2.1 GHz,其频率调节范围达到200 MHz,并且在距
24 2019-05-08 -
高稳定度锁相介质振荡器的研究与设计.pdf
PLL-DRO锁相介质振荡器的详细设计以及原理,具有很低的相位噪声,以及锁定的频率,很适合相关专业人士学习
17 2020-01-08 -
两种高频CMOS压控振荡器的设计与研究
文中分析了影响压控振荡器性能的重要参数,同时设计实现了两种多谐压控振荡器,给出了相应的实验结果。
8 2020-08-16 -
基于VC的数控G代码解释器的设计与实现
基于VC的数控G代码解释器的设计与实现,主要是基于MARCH3的一些代码实现问题,如果需要详细的东西,请及时与我联系。
14 2020-05-19 -
AdS5上的断臂振荡器振荡器和无质量场
SU(2,2)的正能量unit不可约表示可以借助与Penrose扭曲器密切相关的SU(2)L×SU(2)R的(反)基本表示中的玻色子振荡器来构造。 从doubleton表示形式,射影扭转空间上的齐次函
8 2020-09-01 -
基于NCO IP core的Chirp函数实现设计
0 引 言 IP就是知识产权核或者知识产权模块的意思。在EDA技术和开发领域具有十分重要的作用,在半导体产业中IP定义为用于ASIC或FPGA/CPLD中预先设计好的电路功能模块。IP可以分为软I
15 2021-03-01 -
基于FPGA的SoftSerdes设计与实现
串行I/O技术所需的时钟数据恢复(CDR)技术和CDR技术所需的模拟锁相环(PLL)通常会降低电路性能。为此,文中给出了一种基于FPGA的新型全数字串/并转换设计方案。
16 2020-10-30 -
基于FPGA的SOC设计与实现
本文通过对基于ARM7的SOC系统的设计,介绍了一种Flash结构的FPGA器件及其片上系统的设计方法,进而给出了两种验证该片上系统准确性的方法,通过实际验证,该系统不仅能准确进行片外存储器的擦写,而
20 2020-08-30 -
基于FPGA的FFT设计与实现
基于FPGA的FFT设计与实现,详细介绍了FFT的设计过程,值得参考
27 2019-05-15
暂无评论