eetop.cn_基于FPGA实现Viterbi译码器IPCore的技术研究
eetop.cn_基于FPGA实现Viterbi译码器IPCore的技术研究
用户评论
推荐下载
-
论文研究TDSCDMA中基于SIMD指令的Turbo译码器实现.pdf
TD-SCDMA中基于SIMD指令的Turbo译码器实现,刘峰,彭涛,在3G以及4G移动通信系统中,由于Turbo码出色的纠错性能,使得它在物理层比特级信道编码中备受重视。为了降低成本,在通用处理器上
28 2020-01-12 -
eetop.cn_电力电子系统建模及控制.rar
eetop.cn_电力电子系统建模及控制.rar
16 2019-07-08 -
eetop.cn_ 集成电路版图LAYOUT设计与Cadence讲义.pdf
Cadence入门实验指导书1
11 2021-03-22 -
Matlabviterbi译码viterbi译码.rar
Matlabviterbi译码-viterbi译码.rarMatlabViterbi译码程序,希望对大家有些用
25 2019-09-19 -
基于FPGA的5B6B编译码器的设计
完整的基于FPGA的5B6B编译码器的EDA设计程序及仿真原理图,测试结果正确,可做毕业论文使用
20 2019-07-27 -
论文研究基于TI DSP实现CCSDS标准Turbo译码器.pdf
基于TIDSP实现CCSDS标准Turbo译码器,单厚智,林雪红,Turbo码提出以来,被通信界广泛关注,成为实用的性能可靠的信道编码之一;在深空通信中,CCSDS(ConsultativeCommi
15 2020-04-20 -
三八译码器_38译码器原理图_74ls138译码器.mht
三八译码器-38译码器原理图-74ls138译码器.mht
75 2019-05-02 -
基于FPGA的极化码译码研究及实现
在二进制离散无记忆信道中极化码可以达到其信道极限容量,并且实现的复杂度较低,这在通信领域无疑是一个重大突破,因此在FPGA中实现极化码的译码有着非常重要的研究意义。首先介绍了SC(Successive
9 2020-10-27 -
基于CMMB系统的LDPC译码器的设计与实现
摘要:根据CMMB中LDPC码校验矩阵的结构特点,提出了一种部分并行译码结构的实现方法,并在XILINX的VirtexIV的XC4VLX80型FPGA上实现了这种结构。该设计充分利用了LDPC校验矩阵
9 2020-10-28 -
研究论文基于BP算法的QC_LDPC译码器的DSP实现
为了克服LDPC码BP译码算法硬件实现复杂度大的缺点,针对QC_LDPC码校验矩阵的结构特性,研究了BP算法的特点,并利用TMS320C6747系列DSP作为实现平台,在硬件资源存储、数据精度处理方面
19 2020-05-04
暂无评论