EDA实现4位十进制频率计原理与设计
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要产生一个锁存信号LOAD,在该信号上升沿时,将计数器在前1秒钟的计数值锁存进各锁存器REG4B中,并由外部的7段译码器译出,显示计数值。设置锁存器的好处是,显示的
用户评论
推荐下载
-
EDA完成的十进制计数器
EDA completed decimal counter
41 2019-06-22 -
VHDL高精度7位频率计
利用VHDL实现的7位高精度频率。适用于初学者对VHDL语言的学习。
27 2019-08-02 -
VHDL8位显示频率计
本程序采用VHDL编写,应用于频率的测量,精确度高误差在0.01%内。8位显示,占用LE资源少
26 2019-05-13 -
6位数显频率计
好用的很好用,关于linux和linux的应用
26 2018-12-17 -
FPGA频率计
基于FPGA的频率计verilogHDL
31 2019-09-29 -
频率计要点
FPGA 频率计要点
22 2019-01-13 -
protel频率计
用Protel设计的频率计,希望对大家有帮助
24 2019-01-14 -
频率计VERILOG
基于Xilinx FPGA的频率计Verilog代码,频率计显示使用6位数码管,测频范围10Hz至100MHz,有1秒、0.1秒、0.01秒三档,档位选择通过复位按钮复用选择。
42 2019-01-18 -
频率计.zip
自己最近做的训练题里面用到的频率计,精度要求到0.01%,采用了输入捕获和外部计数两种方式结合,大于10k时候外部计数,小于时输入捕获
9 2020-05-06 -
智能频率计
智能频率计的实现,为学习单片机较好的例子,是单片机课程设计、毕业设计较好的参考,有分频电路,整流电路,可以测脉宽,有仿真图,下载直接可用
21 2019-02-21
暂无评论