介绍了在磁悬浮的主轴控制器中实现双CPU之间数据通信的双口RAM设计。采用复杂可编程逻辑器件(CPLD),用基于原理图和VHDL语言两者相结合的方法实现了多字节双口RAM的设计,并在设计过程中采用数字逻辑方法解决了2个CPU对双口RAM同时进行写操作时产生冲突的问题,在磁悬浮主轴控制器中获得了成功应用。关键词:复杂可编程逻辑器件;VHDL;数字信号处理器;双口RAM