EDA数字秒表
1.利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。该秒表计时范围为0秒~59分59.99秒,显示的最长时间为59分59秒,计时精度为10毫秒,并且具有复位功能。复位开关一旦打开所有位都为0。2.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器的连接。
用户评论
推荐下载
-
基于cpld的数字秒表设计vhdl
1.熟悉简单的VHDL程序,掌握相关的EDA知识。2.了解交通灯的设计原理。3.通过学习掌握程序设计思路及运用VHDL语言的控制
37 2019-12-30 -
EDA数字钟实验
EDA数字钟实验vhdl
31 2019-09-23 -
EDA数字闹钟的设计
EDA大作业,数字闹钟的设计,有详细源代码
20 2019-09-03 -
EDA数字钟设计
EDA数字钟实现,硬件编程,可编程逻辑器件
31 2019-01-10 -
EDA与数字系统设计
一些老师的课件,盗版......还有20个字,真够绝的......
9 2020-08-20 -
vhdl数字钟eda
用vhdl设计数字钟,已经实验通过,纯属于个人爱好而上传
31 2019-02-18 -
eda数字时钟的设计
library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned
56 2018-12-25 -
EDA数字跑表完整的
实训做得完整可以实现很简单希望对你有用EDAEDAEDAEDA
14 2019-05-20 -
EDA数字频率合成
EDA digital frequency synthesis
26 2019-06-27 -
EDA数字时钟设计报告
完整的EDA数字时钟设计,包括时间显示,万年历显示,星期显示,并且可以调整时间和年月日。提供了各个模块的电路图,内容详尽!
21 2019-05-13
暂无评论