基于FPGA伪随机序列发生器设计
用户评论
推荐下载
-
m序列发生器matlab
本设计是用来产生m序列的。既有关于m序列的原理性概述,又有自己编的产生m序列的函数。已通过仿真。注释详尽。
63 2019-05-04 -
小m序列发生器
编写一个matlab函数文件其输入为本原多项式输出为m序列程序说明;输入:n为产生m序列的移位寄存器的个数coct为本原多项式的八进制表示输出:mseq为生成的长度为2^n1的m序列
36 2019-04-29 -
m序列发生器verilog
用VERILOG产生伪随机序列,已做仿真。仿真结果包含在工程中。
36 2019-05-13 -
m序列发生器.m
m序列是伪随机编码信号此函数用来生成m序列coef为反馈系数向量
35 2019-07-25 -
一种基于FPGA的真随机数发生器设计与实现
设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在XilinxVirtex-5平台的测试
5 2020-10-28 -
基于FPGA的DDS基本信号发生器的设计
本设计基于DDS原理和FPGA技术按照顺序存储方式,将对正弦波、方波、三角波、锯齿波四种波形的取样数据依次全部存储在ROM波形表里,通过外接设备拨扭开关和键盘控制所需波形信号的输出
7 2021-01-31 -
基于FPGA和DDS技术的信号发生器设计
分析了DDS技术的基本原理和基本结构,介绍了一种基于FPGA的DDS信号发生器设计方法。以FPGA芯片EP2C35F672C8为核心器件,辅以必要的模拟电路,在Quartus II9.0平台下实现系统
13 2021-02-01 -
基于FPGA的视频信号发生器设计
目前数字相机逐步取代模拟相机应用在光电测量设备中,因此图像处理器也逐渐转化为接收数字视频的接口,对数字图像处理器检测的信号发生器的研制也变得十分迫切。本文介绍了一种基于FPGA的两种数字视频格式输出的
8 2020-10-28 -
基于FPGA加DSP的雷达回波发生器设计
雷达回波发生器利用现代仿真技术生成蕴含雷达目标和环境信息的模拟雷达信号,用来对雷达系统进行性能测试和评估。根据通用性、灵活性要求,提出了一种基于DSP+FPGA的雷达回波发生器的设计方法;简要介绍了设
7 2020-10-28 -
基于FPGA加PWM的多路信号发生器设计
基于运放的信号发生器精度低且稳定性和可调节性差,而基于DDS的信号发生器则成本高、电路复杂。为此提出了基于FPGA+PWM的多路信号发生器设计方法。该方法硬件上无需DAC与多路模拟开关,由FPGA产生
17 2020-10-27
暂无评论