基于FPGA的频率计
设计一个8位十进制的数字频率计,最高测试频率为99M,将测得的频率显示在8个数码管上,要求利用人眼的视觉暂留循环点亮8个数码管,最后实现频率的显示。
用户评论
推荐下载
-
基于fpga等精度频率计的设计频率计
基于fpga的等进度频率计采用VHD了编程等精度方法
41 2019-04-29 -
FPGA频率计
FPGA 频率计 采用verilog 硬件描述语言进行,设计,并且实现了。
39 2018-12-25 -
基于FPGA频率计等精度
10HZ~10M测周期用数码管显示没有小数点
30 2019-05-13 -
基于FPGA的频率计硬件资料_1
本压缩包,包含了FPGA硬件资料的的LCD1602资料。在“我的资料”中还要FPGA硬件(2)和基于FPGA的频率计设计的详细项目和设计文档。仅供大家下载学习~
36 2018-12-25 -
基于51的频率计
基于锐志单片机的汇编程序 实现以1000hz为分界的频率计设计
26 2018-12-20 -
基于Verilog的频率计
基于Verilog的精密精度频率的设计,可直接仿真。
27 2019-03-11 -
FPGA0100M频率计
基于FPGA的频率计程序,原理图,经上机测试,绝对可用。
26 2019-01-14 -
基于FPGA CPLD的32位等精度频率计
基于CPLD/FPGA的频率计,使用VHDL语言
25 2019-04-29 -
单片机简易频率计频率计
硬件实现过了可以测试0.1hz到25mhz的信号正弦方波三角波
56 2019-05-04 -
频率计的设计
高精度 频率计 测周法 侧频法 详细注释,代码完整,是本学期课程设计所做
43 2019-01-07
暂无评论