用VERILOG写的频率计,用的直接测频法,三个输入控制测频周期。
VHDL实现的频率计,电子科技大学EDA的实验代码
频率计的显示部分原理图,欠缺输入的运放,施密特触发,以及定时部分
设计一个用等精度测频原理的频率计。频率测量测量范围1~9999;其精度为;用4位带小数点数码管显示其频率;并且具有超量程、欠量程提示功能
基于FPGA的高精度数字频率计的设计,非常适合毕设,论文。有用。
基于FPGA的数字频率计的设计,钟虎,梁兵,根据数字频率计基本原理,本文设计方案的基本思想是分为四个模块来实现其功能,即控制模块、计数模块、锁存器模块和显示模块,并
频率计实现,已测试通过,可测的频率范围是0-63336HZ
等精度频率计.doc
使用atmega16芯片做一个频率计,里面包括仿真图与程序。
频率计用于测试脉冲频率0.1K到100K
用户评论