AES专用指令处理器的研究与实现
用户评论
推荐下载
-
基于FPGA的可变点FFT处理器的设计与实现
文中针对正EE802.16eOFDMA系统中FFT可变点数的系统要求,对基于FPGA的可变点FFT处理器的实现进行了研究,内容涉及算法的研究、FFT处理器结构的设计、系统仿真等方面
17 2019-05-16 -
基于EtherCAT的从站微处理器的设计与实现
关于协议转换模块的设计的论文 如有侵权请联系我 工业以太网是当前工业控制现场总线技术的一个重要发展方向,与使用传 统技术的现场总线相比,以太网现场总线具有传输速度快,数据包容量大,传 输距离长,性能较
43 2019-04-08 -
针对功耗攻击的AES协处理器安全性分析.caj
针对功耗攻击的AES协处理器安全性分析.caj
22 2019-07-26 -
AMD的Geode LX处理器低功耗处理器
AMD的GeodeLX处理器低功耗处理器,大家都来支持AMD吧~!
32 2019-07-08 -
定点处理器vs浮点处理器艰难的选择
浮点处理器的优点众所周知。毫无疑问,许多算法的浮点实现执行起来比定点代码占用更少的周期(当然,假设定点代码提供相同的精度)。浮点处理器也往往更容易用汇编代码编程。不过,浮点运算的这两种优势还不足以影响
9 2022-09-24 -
定点处理器vs浮点处理器:艰难的选择
作者:Boris Lerner浮点处理器的优点众所周知。毫无疑问,许多算法的浮点实现执行起来比定点代码占用更少的周期(当然,假设定点代码提供相同的精度)。浮点处理器也往往更容易用汇编代码编程。不过,浮
11 2022-10-31 -
论文研究一种高吞吐率低成本的AES协处理器设计.pdf
设计了一种高吞吐率低成本的AES协处理器。在加解密过程中采用共享技术,S盒采用复合域算法,减少了面积的需求;在轮内设计四级流水结构,有效地缩短关键路径,从而提高了处理器的数据吞吐率;同时在密钥扩展模块
13 2020-03-04 -
AES加密算法的研究与硬件实现
毕业设计,使用ISE14.7软件,利用Verilog语言实现对AES加密解密算法的FPGA实现,包括顶层文件和testbench文件,已实现,无需修改。
29 2020-05-22 -
JsonSurfer流式JsonPath处理器专用于处理大而复杂的JSON数据
JsonSurfer:流式JsonPath处理器专用于处理大而复杂的JSON数据
28 2020-09-15 -
多态并行处理器中的SIMD控制器设计与实现
设计和实现了一种多态并行处理器中的SIMD控制器。为满足图像并行处理的需要,以实现高效的数据级并行计算为目标,采用状态机实现了行、列、簇控制器的设计,完成了SIMD指令的发送、数据的加载和远程数据的传
4 2020-10-28
暂无评论