为了提高航空航天领域对信号处理、传输的实时性及可靠性,以Cyclone III系列EP3C40F324I7为核心处理器,设计了一种基于CPCI总线的多功能通信卡。结合高效的FPGA算法,设计出一款实时
随着雷达信号处理技术的不断发展以及现代国防对雷达技术的需求,系统对雷达信号处理的要求也越来越高,需要实时处理更加庞大的数据。先进的雷达信号处理设备不仅要求性能高、功能多样化,而且要求信号处理设备的研制
光纤通道( Fiber Channel)网络具有可靠性高、低延时、高带宽等特点,非常适合于对数据传输带宽和速率有较高要求的光电跟踪系统。为了解决光电跟踪产品系统FC网络测试环境中多路高带宽、大容量数据
完成基于PCIE接口的DMA控制器设计与验证,提高了FPGA与上位机之间数据传输的速度
设计一种基于MCS51单片机与FPGA/CPLD的总线接口逻辑电路,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系
长期以来,单片机以其性能价格比高、体积小、功能灵活、可靠性高、易于人机对话和良好的数据处理能力等方面所具有的独特优点,被广泛应用于各个领域。但受其内部资源的限制,在很多应用中,单片机需要在片外扩展相关
单片机与FPGA\CPLD总线接口逻辑设计的论文,讲述如何使用单片机与FPGA、CPLD进行接口设计
引言 当前,越来越多的通信系统工作在很宽的频带上,对于保密和抗干扰有很高要求的某些无线通信更是如此,随着信号处理器件的处理速度越来越快,数据采样的速率也变得越来越高,在某些电子信息领域,要求处理的频带
基于减小导弹舵机系统的体积的目的,采用一个控制器控制四个舵机,舵机控制器以DSP+FPGA为核心架构,控制器中的编码器接口通过FPGA来实现。根据增量式光电码盘进行位置检测的原理,本文采用Verilo
介绍了一种高速实时数据采集系统的设计。该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能同时支持单端16路和差分8路模拟信号输入,最大采样率为200 kHz,12位的转换