MCS 51与FPGA/CPLD总线接口逻辑设计
设计一种基于MCS51单片机与FPGA/CPLD的总线接口逻辑电路,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。设计中采用VHDL语言,实现MCS51单片机与FPGA/CPLD的总线接口逻辑设计。实验表明,该总线接口逻辑电路工作稳定、可靠,使MCS51单片机与FPGA/CPLD能够完美结合。
用户评论
推荐下载
-
CPLD与FPGA基础
CPLD与FPGA基础!
30 2019-03-10 -
FPGA与CPLD区别
FPGA and CPLD difference
28 2019-06-27 -
基于FPGA的MCS_51核的VHDL语言设计与实现
基于FPGA的MCS_51核的VHDL语言设计与实现
37 2019-07-18 -
基于CPLD的I2C总线接口设计
在电路设计中,I2C总线是比较常用的两线式串行通信方式,大多数的CPU都擅长于并口操作,不具备直接操作I2C总线接口的能力。为了使不具备I2C总线接口能力的CPU通过对并口的简单操作实现对I2C总线接
14 2020-10-27 -
基于CPLD的PLC背板总线协议接口芯片设计
设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,
16 2020-09-03 -
FPGA CPLD设计经验
用VHDL语音写的很好的FPGA设计资料哦
20 2019-09-20 -
FPGA CPLD设计流程
FPGA/CPLD设计流程:1.电路设计与输入;2.功能仿真 又名:前仿真;3.综合优化;4.综合后仿真;5.实现与布局布线;6.时序仿真 又名:后仿真;7.调试
10 2020-09-01 -
EDA PLD中的基于FPGA的SDX总线与Wishbone总线接口设计
摘要 针对机载信息采集系统可靠性、数据管理高效性以及硬件成本的需求,介绍了基于硬件描述语言Verilog HDL设计的SDX总线与Wishbo ne总线接口转化的设计与实现,并通过Modelsim进行
18 2020-10-27 -
基于FPGA的1553B总线接口设计与验证
为降低成本,提高设计灵活性,提出一种基于FPGA的1553B总线接口方案;采用自顶向下的设计方法,在分析1553B总线接口工作原理和响应流程的基础上,完成了接口方案各FPGA功能模块设计;对关键模块编
17 2020-08-08 -
基于FPGA的PCI Express总线接口设计
使用FPGA来设计PCIE总线扩展卡,可以省去专用的PCIE接口芯片,降低了硬件设计成本,提高了硬件的集成度。利用FPGA的可编程特性,大大提高了设计灵活性、适应性和可扩展性。
12 2020-10-28
暂无评论