暂无评论
在MAX+plusⅡ软件平台上,熟练运用VHDL语言,完成数字时钟设计的软件编程、编译、综合、仿真,使用EDA实验箱,实现数字时钟的硬件功能。
vhdl纯硬件语言,可调时数字表,含闹钟,led显示,调时功能
单片机数字时钟是以单片机为核心,在它的基础上设计出来的数字时钟数字钟.,在日常生活中最常见,应用也最广泛。本论文的数字钟,以80C51单片机为核心,配备LED显示模块、时钟芯片、等功能模块。数字钟采用
用EPROM设计数字电路
只用定时计数器和中断程序相关知识,实现秒表从0—59循环显示。不需要延时程序,亦不需动态扫描。
秒表设计的VHDL程序实例。秒表设计的VHDL程序实例,比较简单易懂。分为顶层文件和下层文件。
Digital Logic Course Design Frequency Counter (VHDL)
完整版 VHDL设计数字电子时钟.rar
很好,注解较详细,比较适合于初学硬件描述语言的设计者使用。
可归零的秒表计数器,Flash插件,压缩包中含有.fla文件和.swf文件。
暂无评论