基于EDA的半加器设计
用户评论
推荐下载
-
基于EDA的8路抢答器
这个设计毕业时拿到优秀哦,里面详细的记载了电路图 eda程序源码,希望能给有用的人带来方便。
11 2020-10-08 -
基于FPGA CPLD的半整数分频器设计及仿真
笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
12 2020-09-03 -
基于EDA技术的无线抢答系统的设计
介绍了一种无线抢答器系统的设计方案,其电路结构简单,单元电路由VHDL语言设计完成,利用EDA工具软件Max+PlusII10.0编译仿真验证,并利用复杂可编程逻样器件CPLD实现系统功能,而且与上位
22 2019-09-28 -
基于EDA的数字电压表的设计
该设计通过对FPGA芯片进行VHDL语言编程并在EDA实验箱上进行调试,实现了数字电压表的基本功能。首先,通过状态机方法对ADC0809进行采样控制,然后把采样信号转换为BCD码。在对信号进行译码之后
18 2019-05-25 -
基于EDA的简单电子琴的设计
1、设计一个简易的八音符电子琴,可通过按键输入来控制音响。 2、演奏时可以选择是手演奏(键盘输入)或自动演奏已存入的乐曲。 3、能够自动演奏多首乐曲,且每首乐曲可重复演奏。
31 2018-12-29 -
EDA设计EDA学习挺好的东西
EDA设计 EDA学习挺好的东西 希望对大家有用
41 2019-03-10 -
EDA PLD中的EDA典型单元电路的存储器的设计
半导体存储器的种类很多,从功能上可以分为只读存储器(READ_ONLY MEMORY,简称ROM)和随机存储器(RANDOM ACCESS MEMORY,简称RAM)两大类。 只读存储器在正常工作
5 2020-11-17 -
EDA PLD中的EDA中的烹调计时器JSQ的设计
烹调计时器JSQ为减数计数器,其最大计时时间为59∶59。因此我们可用两个减计数十进制计数器DCNT10和两个减计数六进制计数器DCNT6级联构成。JSQ的内部组成原理如图所示。 如图 JSQ的内
12 2020-11-17 -
EDA PLD中的EDA中的状态控制器KZQ的设计
状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息,因此我们可用-个状态机来实现它。经过对微波炉工作过程中的状态转换条件及输出信号进行分析,我们可得到其状态转换图如图1所示,其
7 2020-11-17 -
EDA PLD中的EDA典型单元电路的寄存器的设计
寄存(锁存)器是一种重要的数字电路部件,常用来暂时存放指令、参与运算的数据或运算结果等。它是数字测量和数字控制中常用的部件,是计算机的主要部件之一。寄存器的主要组成部分是具有记忆功能的双稳态触发器。一
10 2020-11-17
暂无评论