典型FPGA实例 SDRAM读写控制的实现与Modelsim仿真
1.本实例用于控制开发板上面的SDRAM完成读写功能;
先向SDRAM里面写数据,然后再将数据读出来做比较,如果不匹配就通过LED变亮显示出来,如果一致,LED就不亮。
2.part1目录是使用Modelsim仿真的工程;
3.part2目录是在开发版上面验证的工程;
2.1.part1_32目录是4m32SDRAM的仿真工程;
2.2.part1_16目录是4m16SDRAM的仿真工程;
\model文件夹里面是仿真模型;
\rtl文件夹里面是源文件;
\sim文件夹里面是仿真工程;
\test_bench文件夹里面是测试文
推荐下载
-
EDA PLD中的使用Verilog实现基于FPGA的SDRAM控制器
摘 要:介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。关键词:SDRAM;控制器;Verilog;状态机
9 2020-12-16 -
fpga dds modelsim
采用verilog实现DDS算法并modelsim进行了仿真
32 2019-07-09 -
FPGA驱动SDRAM的资料
驱动SDRAM的时序比较的麻烦一些,不像驱动SRAM,非常简单,网上搜索一下,估计有非常多的FPGA驱动SDRAM的资料,而且是各种的给你讲时序问题,不懂SDRAM为何物的,一定要看看。
27 2019-07-18 -
整理版quartusVHDL modelsim实例仿真代码
内容有VHDL语法总结及相应的实例应用,每个程序我都亲自试过,特别适合初学VHDL的同学们。常用的程序有 设计一个M序列发生器,M序列为“11110101”、 设计一个彩灯控制器,彩灯共有16个,每次
45 2018-12-07 -
QuartusII与ModelSim功能仿真与后仿真扫盲
Quartus II 与 ModelSim 功能仿真与后仿真扫盲
28 2019-01-15 -
用ISE与Modelsim进行FPGA后仿真时序仿真的两种方法
用ISE与Modelsim进行FPGA后仿真(时序仿真)的两种方法
19 2019-03-17 -
使用Virtex5FPGA器件实现DDR SDRAM控制器
本应用指南描述了在Virtex™-5器件中实现的200MHzDDRSDRAM(JEDECDDR400(PC3200)标准)控制器。本设计实现使用IDELAY单元调整读数据时序。读数据时序校准和调整在此
44 2019-10-08 -
altera读写sdram的vhdl代码
altera读写sdram的vhdl代码
27 2020-05-13 -
多路读写的SDRAM接口设计
绍SDRAM的主要控制信号和基本命令时序,提出一种应用于解复用的支持多路读写的SDRAM接口设计,为需要大容量存储器的电路设计提供了新思路。
9 2020-11-21 -
FPGA与DDR2_SDRAM接口
详细介绍了接口描述FPGA与DDR2-SDRAM接口
31 2018-12-08
用户评论