推荐下载
-
psk调制卷积码编码误块率仿真
一块码字经过psk调制,卷积码编码;引入高斯噪声,最后进行译码和解调得出误块率曲线。
17 2020-05-13 -
卷积码编码解码基于Matlab含PPT讲解
卷积码编码解码基于MatlabConvolutionalcodeencodedecode
20 2019-05-15 -
veterbi卷积码编码解码MATLAB和FPGA实现
文件包里包括卷积码编码和veterbi解码的MATLAB仿真代码和FPGA硬件实现的verilog代码,均编译成功附有仿真图,下载后可直接使用,无需修改,代码有注释,真是可信。
53 2019-07-27 -
深入解析卷积码的原理和编码规则
卷积码是一种常见的误差控制编码技术,它通过在发送的数据中添加冗余信息来保证信道传输的可靠性。本文将深入探讨卷积码的原理和编码规则,包括卷积码的生成函数、状态图、Viterbi解码算法等相关知识点。另外
11 2023-03-24 -
基于FPGA的卷积码Viterbi译码器性能研究
卷积码是一种前向纠错控制(ForwardErrorControl,FEC)编码方式,其特点是接收端根据接收码字自动检测和纠正信道传输引入的错误。由于FEC方式不需要反馈信道,译码实时性比较好,控
7 2020-10-19 -
水声OFDM系统中卷积码译码设计及其DSP实现
纠错编码是水声OFDM通信系统必须采用的关键技术。本文从译码性能和工程实现角度出发,采用卷积交织、卷积编码和Viterbi软译码相结合的差错控制方案,通过仿真和水池实验确定其参数,并在TMS320DM
5 2020-10-27 -
基于VHDL语言的卷积码和Viterbi译码的实现
介绍并用VHDL语言实现了卷积编码和维特比译码。根据编码器特征设计了一种具有针对性的简洁的维特比译码器结构,并通过ModelSim平台验证了该设计的正确性。
21 2020-10-27 -
基于FPGA的卷积码的编译码器设计
为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2
11 2020-10-27 -
卷积码维特比译码算法最佳反馈深度研究.pdf
这是一篇中文期刊数据库中的文章,在网上找到了它的名字,在学校的期刊中找到了它,和大家共享一下
11 2020-09-20 -
Matlab的卷积码译码器的设计与仿真
卷积码译码器的论文,对毕业设计很有用,可以仿真的。
29 2019-07-26
用户评论