基于FPGA的卷积码的编/译码器设计
用户评论
推荐下载
-
基于FPGA的北斗导航电文译码器的研究与设计
通过对北斗导航电文BCH纠错编译码方式的深入理解和研究,提出了一种基于并行数据处理的BCH译码器的设计方案。该方案利用FPGA对BCH电文进行并行处理,在一个时钟周期内实现电文译码,提高了BCH解码模
5 2020-10-28 -
基于CPLD的卷积码编解码器设计
卷积码是一种性能优良的差错控制编码。本文阐述了卷积码编解码器的基本工作原理,在MAX+PLUS2软件平台上,给出了利用复杂可编程逻辑器件设计的(2,1,6)卷积码编解码器电路,并进行了编译和波形仿真。
12 2020-09-21 -
基于FPGA单片机的24译码器
24译码器,基于FPGA单片机的24译码器
27 2019-05-04 -
基于FPGA的RS255239编译码器
RS(Reed—Solomon)编码是一种具有较强纠错能力的多进制BCH编码,其既可纠正随机错误,又可纠正突发错误。RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了
8 2020-08-17 -
基于Xilinx FPGA的高速Viterbi回溯译码器
摘 要:分析了新一代通信系统的发展对Viterbi译码器速率提出了更高的要求,通过优化Viterbi译码器结构,在XilinxVirtexIIPFGA上实现了速率30Mb/s以上的256状态Viter
20 2021-02-06 -
基于VHDL的卷积码编解码器的设计
本文档是基于vhdl语言的卷积码编解码的设计报告
22 2019-05-01 -
基于CPLD的卷积码编解码器的设计
卷积码是一种性能优良的差错控制编码。本文阐述了卷积码编解码器的基本工作原理,在MAX+PLUS2软件平台上,给出了利用复杂可编程逻辑器件设计的(2,1,6)卷积码编解码器电路,并进行了编译和波形仿真。
13 2020-09-20 -
卷积码中的维特比译码和序贯译码算法.doc
卷积码是1955年由Elias等人提出的,是一种非常有前途的编码方法我们在一些资料上可以找到关于分组码的一些介绍,分组码的实现是将编码信息分组单独进行编码,因此无论是在编码还是译码的过程中不同码组之间
10 2020-12-15 -
论文研究基于FPGA的多码率LDPC码译码器设计与实现.pdf
基于FPGA的多码率LDPC码译码器设计与实现,马荣,吴斌彬,低密度奇偶校验码(LDPC码)以其逼近香农限的性能和可并行解码的译码结构已成为现代通信系统首选的信道编码方案。本文提出了一种适应
28 2019-09-22 -
EDA PLD中的基于FPGA的规则36LDPC码译码器
摘要:基于软判决译码规则,采用完全并行的解码结构,使用Verilog硬件描述语言,在Xilinx公司的FPGA(Virtex-2 xcv1000)上实现了码率为1/2、帧长为20bit的规则(3,6)
9 2020-12-13
暂无评论