数字频率计verilog代码
设计一个8位数字显示的简易频率计。能够测试10Hz~10MHz的防波信号。电路的基准时钟为1Hz,要求测量值以8421BCD码形式输出。系统有复位键。
用户评论
推荐下载
-
基于FPGA数字频率计的设计
本文主要论述了利用FPGA进行测频计数,单片机实施控制多功能频率计的过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而下降的缺点。等精度的测量方法不但具
40 2019-05-04 -
基于VHDL的数字频率计设计
基于VHDL的数字频率计设计(不是本人的,在一期刊摘录)
18 2019-05-28 -
基于FPGA数字频率计的实现
基于 FPGA 的数字电能表的实现对学习有很大的帮助
45 2019-06-21 -
数字频率计课程设计报告
西北工大课程设计数字频率计实验报告,含原理,方案,电路图等
41 2019-04-30 -
毕业论文数字频率计设计
毕业论文 数字频率计的设计
8 2021-01-12 -
KT6数字频率计电路
KT6数字频率计电路相关知识。。。。。。。。。。。。。。。。。
5 2020-09-10 -
数字频率计的原理以及构成
数字频率计是采用数字电路制做成的能实现对周期性变化信号频率测量的仪器。频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期信号的频率值。
15 2020-09-15 -
数字频率计的原理及构成
数字频率计是采用数字电路制做成的能实现对周期性变化信号频率测量的仪器。频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期信号的频率值。
5 2020-09-15 -
数字频率计的设计与制作
在许多情况下,要对信号的频率进行测量,利用示波器可以粗略测量被测信号的频率,精确测量则要用到数字频率计
10 2020-09-21 -
等精度数字频率计设计
(1) 对于频率测试功能,测频范围为0.1 Hz~70 MHz;对于测频精度,测频全域相对误差恒为百万分之一。 (2) 对于周期测试功能,信号测试范围与精度要求与测频功能相同。 (3) 对于脉宽测试功
16 2020-08-21
暂无评论