verilog设计多路频率计
设计一个多路十进制频率计,要求能同时测量4路通道的频率,因为实验箱数码管有限,一次只能显示一个通道的频率值,所以需要对显示进行切换,要求实现手动切换与自动切换功能,当系统处于自动切换状态时,每5秒切换一次通道数;采用4个LED灯作为通道的标志,例如第2个LED灯亮,其它LED灯灭,则表示当前显示的频率通道为第2通道。
用户评论
推荐下载
-
数字频率计设计VHDL
在 MagicSOPC 实验箱上实现8位十进制频率计的设计。被测信号从 CLOCK0(数字信号时钟源)输入,经过检测后测得的频率值用数码管 1~8显示
31 2019-03-07 -
FPGA设计十进制频率计
该数字频率计具有高速、精确、可靠、抗干扰性强和现场可编程等优点。本文以Quartus II软件为设计平台,采用VHDL语言实现数字频率计的整体设计。
21 2019-03-07 -
数电频率计课程设计
数电课程设计频率计的设计有四个频率的档
30 2019-05-15 -
VHDL数字频率计设计
实验课需要用到且调试通过~LIBRARYIEEE;--有时钟使能的十进制计数器USEIEEE.STD_LOGIC_1164.ALL;ENTITYCNT10ISPORT(CLK:INSTD_LOGIC;
28 2019-06-04 -
eda数字频率计设计
eda学生学习vhdl语言的基础设计程序和原理图
22 2019-07-17 -
微机原理课程设计频率计
微机原理课程设计频率计比较详细的介绍了频率计的设计过程
20 2019-07-18 -
基于labview虚拟频率计的设计
基于labview虚拟频率计的设计,讲述了如何利用labview设计频率计,很实用哦
22 2019-07-06 -
基于FPGA频率计的设计报告
本文介绍了一种基于FPGA的频率计的设计报告,可以测量频率,幅度,脉宽,以及占空比
28 2019-07-08 -
数字电子技术频率计设计
简单数字电路频率计的设计,运用石英晶体振荡器等等
22 2019-05-13 -
EDA4位频率计设计
四位频率计设计EDA基于十进制的计数器的频率计
17 2019-05-28
暂无评论