暂无评论
硬件实现过了可以测试0.1hz到25mhz的信号正弦方波三角波
简易频率计,能测量1HZ~500KHZ范围频率,附代码和仿真。
FPGA 频率计 采用verilog 硬件描述语言进行,设计,并且实现了。
本程序为VHDL编写的频率计,测频范围从0.1Hz到1G (VHDL procedures for the preparation of the frequency meter, measuring
QUARTUS频率计-数字系统设计的实验报告
用Protel设计的频率计,希望对大家有帮助
基于Xilinx FPGA的频率计Verilog代码,频率计显示使用6位数码管,测频范围10Hz至100MHz,有1秒、0.1秒、0.01秒三档,档位选择通过复位按钮复用选择。
频率计程序 自己做的 大家参考 frequency meter 还有测试波形
自己最近做的训练题里面用到的频率计,精度要求到0.01%,采用了输入捕获和外部计数两种方式结合,大于10k时候外部计数,小于时输入捕获
自己写的频率计程序,word形式的,有注释,简单易懂
暂无评论