暂无评论
摘 要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。 关键词:FPGA;等精度
引言 时间频率测量是电子测量的重要领域。频率和时间的测量已越来越受到重视,长度、电压等参数也可以转化为与频率测量有关的技术来确定。本文通过对传统的多周期同步法进行探讨,提出了多周期同步法
基于STM32高精度频率计的设计。 这是我自己采用STM32的定时器外部计数模式,考虑到了计数溢出中断。开设1s的时钟窗口。数据均通过MATLAB二次拟合处理过,以纠正误差。理论上可以测到1hz-无穷
介绍了一种基于单片机的高精度频率计设计的方法,思路新颖独到,介绍清晰。
硬件电路图,带有硬件调试,方便快捷,好用实惠
微机原理课程设计频率计比较详细的介绍了频率计的设计过程
有比较系统的论述了等精度测量的原理以及时序图
基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,在实用中有较大的局限性,而等精度频率计不但具有较高的测量精度,而且在整个测频区域内保持恒定的测试精度。本系统设计的基本指标如下: (
研究了采用不同器件、不同设计方法实现等精度频率计的5种设计方案。依据等精度频率测量原理,分别针对51单片机、C8051F单片机、FPGA与单片机、FPGA及SOPC几种系统的等精度频率计设计方法、特点
实战篇\_频率计实验ppt,实战篇_频率计实验
暂无评论