FIR滤波器可以在保证任意幅频特性的同时具有严格的线性相频特性,在通信、图像处理、模式识别等领域都有着广泛的应用。FIR滤波器的实现有采用专用的DSP芯片和采用集成电路两种方法,前者当滤波器的系数增加或字长增长时,计算时间会成倍增加,降低了最大有效数据采样率,而后者因集成电路的通用性,很难满足设计者独特的要求。本文基于EDA技术研究了一种采用FPGA实现的8位17阶并行FIR滤波器的设计方法。