暂无评论
本系统采用AT89S52单片机作为控制核心,把经处理的被测信号(单片机30脚输出经CD4013分频的自测信号)给单片机(P3.4端),再由单片机处理,通过LCD显示模块显示测得的频率值,所有的系统均由
基于VerilogHDL数字频率计的设计与实现,工程
不是本人的,是期刊摘录 使用V HDL 语言来设计数字频率计, 给出了原理图和仿真图形, 所设计的电路通过硬件仿真, 下 载到目标器件上运行, 能够满足测量频率的要求, 具有理论与实践意义, 实现了电
Vorilog语言编写的数字频率计测频部分的代码,本人毕业设计测频部分实用代码,绝对有效。系统的时钟频率为100M,包含50M的自检信号。
一种多功能测量仪器,可测试频率,相位,周期,电压等电量
简易数字频率计的设计与分析,数字频率计是测频率计的有效工具。
设计性实验 实验一、数字频率计的设计 二、实验内容 本次实验要求设计一个数字频率计,频率测量范围为1Hz~50MHz,采用100MHz的基准时钟。刷新时间不大于2秒(最长2秒刷新一次频率显示)。功能示
能够实现,管教配置另外上传。
数字频率计设计 有c程序和电路图 是一个比较好的资源 希望大家好好珍惜
数字频率计原理图以及详细的描述,还有很多原理的解释
暂无评论