基于VHDL的数字系统层次化设计方法
通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
用户评论
推荐下载
-
基于RVM的层次化SoC芯片平台的设计及应用
本文简单介绍了基于热rvm的层次化SoC芯片平台的设计及应用。
10 2020-08-09 -
基于FPGA数字系统设计的速度优化方法研究
基于 FPGA 数字系统设计 的速度优化方法研究
23 2019-02-25 -
vhdl语言的数字钟设计
24小时计数显示; 具有校时功能(时,分) ; 实现闹钟功能(定时,闹响); 采用硬件描述语言 VHDL进行描述,依靠计算机,借助QUARTUS5.1,实现系统功能
15 2020-09-20 -
VHDL数字电子钟的设计
能够实现小时(24进制)、分钟和秒钟(60进制)的计数功能具有复位功能功能扩展:具有复位、整点报时提示、定时闹钟等功能在软件工具平台上,进行VHDL语言的各模块编程输入、编译实现和仿真验证。
21 2020-06-12 -
EDA数字钟vhdl的设计
EDA数字钟vhdl的设计,经过硬件测试过的
18 2019-02-18 -
用vhdl语言设计的数字时钟
用vhdl语言设计的数字时钟 基于maxplus2软件的描述
24 2018-12-19 -
基于VHDL和CPLD的智能数字电压表设计
数显电压表是用模/数转换器将测量电压值转换成数字形式并以数字形式表示的仪表适合环境温度0~50°C湿度85%以下使用,在因磁场或高频仪器,高压火花,闪电等原因引起电压异常时,在外部请使用电源线滤波器或
12 2020-10-27 -
基于CPLD的VHDL语言数字钟含秒表设计
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
32 2018-12-07 -
论文研究基于VHDL的数字密码锁设计.pdf
基于VHDL的数字密码锁设计,李赛,梁颖,由于数字密码锁的优点,它越来越受到大家欢迎,而更广泛的应用在实际中。数字密码锁主要完成密码输入、密码核对、密码清除、密码
20 2020-06-07 -
基于VHDL的数字时钟源程序加详细设计报告
VHDL-based digital clock source program + detailed design report
17 2019-06-26
暂无评论