EDAPLD论文基于模糊控制的迟早门同步器及其FPGA实现摘要:介绍了迟早门同步器的基本工作原理,提出了在迟早门同步器中引入模糊逻辑控制获得较小相位抖动的方法,给出了迟早门同步器在FPGA上的具体实现。关键词:符号同步模糊控制FPGA在数字通信系统中,必须以符号速率对解调器的输出进行周期性地采样。为此,接收器需要一个采样时钟信号,这个时钟信号的频率和符号速率相等,相位则必须保证采样时刻是最佳的。在接收器中获得这个采样时钟的过程被称为符号同步或符号定时恢复。迟早门(Early-lateGate)是实现符号同步的重要方法之一,广泛运用于各种数字通信系统中。本文提出的基于模糊控制的迟早门与传统的迟早门相比,具有同步速度快、过冲小、相位抖动小等优点。在其FPGA实现中,采用了离线计算实时查表控制的方法,并针对实际应用的情况,将控制表转化为逻辑方程,进一步简化了电路。1迟早门简介一阶闭环平衡双积分型迟早门结构如图1所示。早门累加器和迟门累加器分别在两个连续的半符号周期内对输入数据的采样值进行累加,即计算前半符号周期和后半符号周期内接收到的信号的能量,它们与一个减法器共同构成了相位检测器。为了保证相位检测的有效性,采样时钟的频率必须是符号速率的偶数倍,一般至少要为8倍。如果接收到的信号为连续的0或1,那么相位误差Δe为零;如果接收到的信号中0、1交替出现,那么相位误差Δe可能不为零。误差累加器和比较器构成了一阶低通环路滤波器,相位误差累加值与一个门限值比较,产生的差值控制本地生成的数据时钟相位。相位误差累加值的符号决定数据时钟的相位是前移还是后移,每次相位调整的幅度是固定的,调整的门限值也是固定的。控制逻辑根据本地生成的数据时钟决定早门累加器、迟门累加器和误差累加器的工作时序。若迟早门的采样周期为Ts,数控振荡器
推荐下载
-
基于FPGA的瓦斯浓度模糊控制系统设计
文章设计了一种基于FPGA的瓦斯浓度模糊控制系统,详细介绍了模糊控制算法以及该系统模糊控制规则的建立,并利用FPGA实现了模糊系统的控制,相对于传统的控制手段,该系统具有控制精度高、滞后性小的优点。
16 2020-07-20 -
简化的模糊PID控制器及其应用
提出了一种简化模糊PID控制器,将三维的控制规则库简化为二维,大大减少了模糊控制规则的数目,简化了控制策略及控制器的设计和调整过程.并讨论了该控制器的系数调整方法,它在交流伺服系统中的应用表明了其优
28 2019-07-25 -
简述DDS原理及其基于FPGA的实现
DDS同 DSP(数字信号处理)一样,是一项关键的数字化技术。DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、
17 2020-08-28 -
基于DSPBuilder的DDS设计及其FPGA实现
直接数字合成器,是采用数字技术的一种新型频率合成技术,他通过控制频率、相位增量的步长,产生各种不同频率的信号。他具有一系列的优点;较高的频率分辨 率;可以实现快速的频率切换;在频率改变时能够保持相位的
43 2019-03-08 -
基于FPGA的模糊自整定PID湿度控制器的设计
基于FPGA的模糊自整定PID湿度控制器的设计
16 2021-04-01 -
基于循环前缀的同步算法及FPGA实现
本文要讨论的基于ML(最大似然估计)时频同步算法是vande Beek等人提出来的,这是一个利用CP所携带的信息完成定时同步和载波同步的最大似然估计算法。它利用OFDM系统循环冗佘扩展的循环前缀携带的
6 2020-10-27 -
基于FPGA的多通道校准算法同步实现
本系统中主要采用Xilinx的FPGA芯片实现后端数字信号处理。
9 2020-09-11 -
基于FPGA的数字磁通门传感器系统设计和实现
针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/
20 2020-10-28 -
使用verilog实现基于FPGA的SDRAM控制器
该程序为verilog程序编写的SDRAM控制器代码,使用该代码可以使SDRAM的操作简单
28 2018-12-09 -
使用Verilog实现基于FPGA的SDRAM控制器
使用Verilog实现基于FPGA的SDRAM控制器
34 2019-04-28
暂无评论