一种低压高线性CMOS模拟乘法器设计
提出了一种新颖的CMOS四象限模拟乘法器电路,该乘法器基于交叉耦合平方电路结构,并采用减法电路来实现。它采用0.18μm CMOS工艺,使用HSPICE软件仿真。仿真结果显示,该乘法器电路在1.8 V的电源电压下工作时,静态功耗可低至80μW,其线性输入范围达到0.3 V,-3 dB带宽可达到1 GHz,而且与先前低电压乘法器电路相比,在同样的功耗和电源电压下,具有更好的线性度。
用户评论
推荐下载
-
定点原码一位乘法器的设计
课程设计论文,详细介绍了定点原码一位乘法器的设计
31 2019-04-29 -
乘法器与调制器模拟电源
虽然许多有关调制的描述都将其描绘成一种乘法过程,但实际情况更为复杂。
11 2020-08-31 -
MIPS64乘法器模拟实验
首先,我们使用加法操作设计一个不检测溢出的乘法操作;完成后,我们对此进行优化,以期获得一个可以对溢出进行检测的乘法操作。
32 2019-05-06 -
一种高线性度的CMOS调幅电路设计.pdf
一种高线性度的CMOS调幅电路设计
10 2020-07-16 -
原码一位乘法器.rar
原码一位乘,两个原码数相乘,其乘积的符号为相乘两数符号的异或值,数值则为两数绝对值之积。这里是原码的设计与实现,包括说明
31 2020-07-21 -
FSATA乘法器的设计与实现
为了加快阵列乘法器的运算速度,降低延迟,提出了一种基于4选1多路选择器的乘法器设计方案。这种方案在每一步运算中同时处理两位操作数,使产生的部分积数量减少了一半,显著提高了乘法器的运算速度。FSATA乘
8 2020-10-27 -
采用booth算法的乘法器设计
别人写的论文 大家可以参考一下 还是挺不错的
14 2020-09-02 -
串行乘法器verilog HDL设计代码
移位相加法乘法器设计原理是从被乘数的最低位开始判断,若为1,则乘数左移i(i=0,1...(WIDTH-1))位后,与上一次和相加;若为0,则乘数左移i位后,以0相加,直至被乘数的最高位。
16 2020-05-19 -
四位乘法器设计vhdl
四位乘法器的设计,包含vhdl代码和分析,还有输出图形
34 2019-05-15 -
32位定_浮点乘法器设计
介绍乘法器的设计,可以看看哦,主要是关于定点和浮点的问题
27 2019-05-28
暂无评论