基于DSP Builder的伪随机序列发生器设计及FPGA实现
简要分析了伪随机序列中应用广泛的m序列,Gold序列及平衡Gold码的概念、原理和应用。提出了一种基于Altera的DSP Builder工具箱的伪随机序列产生器设计方法,并通过设计实例,说明这种方法在简化设计难度、提高设计速度和灵活性等方面的优点和应用价值。并提出了其仿真和FPGA实现的基本方法。
用户评论
推荐下载
-
基于FPGA伪随机序列发生器设计
Design of pseudo-random sequence generator based on FPGA
26 2019-06-27 -
伪随机序列发生器verilog
伪随机序列 发生器 verilog quartus仿真,带ROM模块
42 2018-12-07 -
最新的伪随机序列发生器
这是本人利用国外最新技术设计的最新的伪随机序列发生器。
26 2019-05-14 -
一种混沌伪随机序列发生器的FPGA实现
随着混沌理论应用于产生伪随机序列的发展,用现场可编程逻辑门阵列实现了基于TD-ERCS混沌的伪随机序列发生器.为了便于硬件实现并减少硬件占用资源,对原算法(即基于TD-ERCS构造伪随机序列发生器的算
13 2021-02-26 -
基础电子中的m序列发生器伪随机序列发生器
m序列码也称伪随机序列码,其主要特点是: (1)每个周期中,“1”码出现2n-1次,“0”码出现2n-1次,即0、1出现概率几乎相等。 (2)序列中连1的数目是n,连0的数目是n-1。 (
33 2020-11-17 -
verilog编写的伪随机序列发生器
此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
21 2019-05-28 -
伪随机M序列发生器的vhdl代码及说明
伪随机M序列发生器的vhdl代码和原理的文档说明
22 2018-12-07 -
基于DSP Builder的可控信号发生器
DSP Builder和FPGA VHDL的综合应用
7 2021-05-03 -
伪随机数发生器
Pseudo random number generator
31 2019-06-22 -
论文研究基于时空混沌的伪随机序列发生器设计与分析.pdf
提出了一种基于耦合帐篷映像格子模型的改进型时空混沌模型,基于此模型设计了一种快速产生多维混沌伪随机序列的伪随机序列发生器。改进的耦合帐篷映像格子模型继承了耦合帐篷映像格子系统在空间上的并行迭代特征和时
26 2020-06-07
暂无评论