电子测量中的基于VHDL语言的数字频率计的设计方案
摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusII对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。 1.引言 数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂,可靠性变差,延迟增加,测量误差变大。通过使用EDA技术对系统功能进行描述,运用VHDL语言,使系统
用户评论
推荐下载
-
基于CPLD的简易数字频率计设计.pdf
基于CPLD的简易数字频率计设计
18 2020-05-18 -
基于DE2115的数字频率计设计
这个是课设的项目。硬件是DE2-115。所用的语言是Verilog。已经用modelsim仿真通过了,里面每个小功能提供有testbench文件。。。编译下载到开发板也成功了。代码思路清晰,每个模块都
38 2019-09-26 -
基于单片机数字频率计的设计
基于单片机的数字频率计的设计集成电路 译码电路
28 2019-01-22 -
基于VerilogHDL数字频率计的设计与实现
基于VerilogHDL数字频率计的设计与实现,工程
15 2019-05-15 -
基于Multisim数字频率计的设计与仿真
希望对各位有用,写得很细,基于Multisim数字频率计的设计与仿真,某人的课程设计
28 2019-07-07 -
基于单片机的数字频率计设计
单片机控制的数字频率计1.测频范围:10Hz~10KHz。为保证测量精度分三个频段10Hz~100Hz,100Hz~1KHz,1KHz~10KHz,有超量程指示。2.输入波形:函数信号发生器输出方波,
21 2019-07-06 -
基于FPGA的数字频率计设计与仿真
基于FPGA的数字频率计设计与仿真,设计了一个简单的数字频率计,对于初学者有一定的帮助
23 2019-05-04 -
基于Proteus的数字频率计设计与仿真
基于Proteus的数字频率计设计与仿真
31 2019-04-27 -
基于FPGA自适应数字频率计的设计
本文介绍一种以FPGA为核心,基于硬件描述语言VHDL的数字频率计设计与实现。
15 2020-08-14 -
基于单片机的数字频率计的设计
基于单片机的数字频率计的设计,内容全面,说明详细。
23 2019-01-22
暂无评论