一种高速模(2n 2p 1)乘法器的设计
结合余数系统以及模乘法器本身的特点,一种高速的模(2n-2p-1)乘法器被提出。得益于剩余范围的扩展和新型的部分积压缩树的采用,该设计相较于传统的模乘法器在关键路径上减少了一个长度为2n的加法器且避免了此类Booth编码模乘法器中复杂的负数修正问题。在90 nm工艺下的综合结果表明,该模乘(2n-2p-1)乘法器相较当前的模(2n-2p-1)乘法器有10.4%到49%的延迟性能提升。
用户评论
推荐下载
-
VHDL8位乘法器设计
完整的实验报告 由8位加法器构成的以时序逻辑方式设计的8位乘法器。其乘法原理是:乘法通过逐项位移相加原理来实现,以被乘数的最低位开始,若为1,则乘数左移后与上一次和相加,若为0,左移后以全零相加,直至
60 2018-12-28 -
模拟乘法器电路设计
模拟乘法器电路设计 awqwsqw
15 2020-08-06 -
基于FPGA的高速流水线浮点乘法器设计与实现
设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry L
25 2020-08-08 -
一种基于动态阈值NMOS的1.2V CMOS模拟乘法器
分析了以动态阈值NMOS晶体管作为输入信号的输入晶体管,利用4个动态阈值NMOS和2个有源电阻设计和实现的一种1.2 V低功耗CMOS模拟乘法器电路。该电路具有节省输入晶体管数目、偏置晶体管和偏置电路
5 2020-10-27 -
用vhdl写的乘法器
可以改变参数来控制输入数据的宽度。…………
12 2020-05-25 -
基于FPGA的串行乘法器
一种基于FPGA的串行乘法器的设计,他比并行乘法器运算速度慢,但是占用的资源少得多。
32 2019-01-18 -
基于VHDL的88乘法器
基于VHDL 的8乘8乘法实现,可以直接下载
30 2019-02-23 -
基于verilog的mult乘法器
mult乘法器,可用于调制解调中,基于verilog语言编写
55 2019-03-11 -
基于vhdl的乘法器实现
乘法器的实现,基于fpga的乘法器实现,并且在quartus中实现
19 2019-05-28 -
erilog语言编写的乘法器
Multiplier written in erilog language
12 2019-06-25
暂无评论