一种基于FPGA的锁相环位同步提取电路设计
在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。一般的位同步电路大多采用标准逻辑器件按传统数字系统设计方法构成,具有功耗大,可靠性低的缺点。用FPGA设计电路具有很高的灵活性和可靠性,可以提高集成度和设计速度,增强系统的整体性能。
用户评论
推荐下载
-
锁相环技术原理及FPGA实现
高清扫描版PDF,含章节书签。 本书既有锁相环原理又有工程实现,值得一看。 尤其是关注数字锁相环的同学,可以了解一下。
18 2019-04-01 -
FPGA实现PLL全数字锁相环
FPGA实现PLL全数字锁相环全部代码
41 2019-07-13 -
数字锁相环设计步骤
有关数字锁相环的帖子不断出现,但大多没有讲述其原理。翻开有关锁相环的书总是堆叠着鉴相、同相积分、中相积分、滤波等专用名词。这些概念距离硬件设计实现数字锁相环较远。本文按照数字锁相环设计的步骤,采用手把
12 2020-11-29 -
锁相环参数设计软件
锁相环涉及、仿真与应用,作者RolandE.Best自己编写的锁相环参数设计软件,可以设计高阶锁相环,用起来方便...
86 2019-09-07 -
dspbuilder锁相环设计.rar
基于DSPBuilder三相锁相环设计。一门课程要求需要用Quartus与dspbuilder结合自主选题实现,主要是参数设置方面。
18 2020-05-23 -
dpll锁相环设计代码
dpll设计代码及基本原理,深入理解锁相环的工作原理,并提供代码
58 2018-12-20 -
全数字锁相环设计
全数字锁相环设计,是新型的锁相环设计,应用的基础!
31 2019-05-01 -
基于FPGA的提取位同步时钟DPLL设计
在数字通信系统中,同步技术是非常重要的,而位同步是最基本的同步。位同步时钟信号不仅用于监测输入码元信号,确保收发同步,而且在获取帧同步及对接收的数字码元进行各种处理的过程中也为系统提供了一个基准的同步
11 2020-10-28 -
锁相环的介绍
在fpga中pll,锁相环的结构和功能详细介绍,希望对大家有帮助!!
29 2019-05-06 -
电源技术中的一种基于CMOS工艺的电荷泵锁相环芯片的设计
1 引 言 锁相环路(PLL)是一种能够跟踪输入信号的闭环自动相位控制系统,其理论基础为自动控制理论。锁相环具有载波跟踪特性,可提取淹没在噪声之中的信号,制成高性能的调制器和解调器;用高稳定度的振
10 2020-11-10
暂无评论