基于FPGA的高频全数字低电平系统算法实现
本套加速器高频低电平系统(LLRF)是中国ADS注入器II高频系统的原型机,其工作频率为162.5 MHz,以实现超导加速腔的幅度与相位稳定控制和谐振频率调节。该系统主要由射频前端和数字信号处理FPGA两部分组成。射频前端主要实现高频信号的上下变频和电平匹配;数字信号处理FPGA是系统的核心,主要完成射频信号幅值与相位的数字稳定控制,超导腔谐振频率控制,以及1 000 M以太网通信。在实验室环境下,对该系统进行了幅度和相位稳定度测试,相位稳定度峰峰值为±0.3°,有效值为0.09°,幅值相对稳定度峰峰值为±5×10-3,有效值为3.2×10-3,达到了设计要求。
用户评论
推荐下载
-
基于FPGA的IJF数字基带编码的实现
本方案采用FPGA和集成器件来实现IJF编码和IJF-OQPSK调制具有高度集成化、配置灵活、性能稳定、易于实现的特点,由于IJF编码有很多性能更好的变形,只需在此基础修改ROM中的波形系数即可进一步
3 2020-12-17 -
基于FPGA的数字稳定校正单元的实现
为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixII系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于F
8 2020-10-27 -
基于FPGA的宽带数字下变频的实现
硕士学位论文:基于FPGA的宽带数字下变频的实现
33 2019-07-25 -
全数字接收机中定时同步算法和实现
全数字接收机中定时同步算法和实现,需要的下载参考学习
21 2019-09-06 -
基于FPGA的混沌系统实现
Implementation of Chaotic System Based on FPGA
33 2019-06-23 -
基于DSP的全数字UPS逆变器设计
相对于模拟控制技术,基于DSP的全数字控制技术大大简化了控制电路的设计,增加了控制的灵活性。同时采用了数字无差拍控制技术和延时半个开关周期的采样控制方法,逆变器的动态特性大大改善。仿真和实验均验证了这
11 2020-10-28 -
基于重复控制的全数字UPS逆变器
分析了逆变器波形重复控制技术的原理和设计方法,提出了双环PI控制和重复控制相结合的复合控制方法,仿真和实验结果表明该方法对于非线性负载下的UPS逆变器输出波形具有校正作用。
21 2020-08-06 -
基于全数字锁相环的设计
本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,对一些有关的问题进行了讨
19 2021-02-25 -
FPGA内全数字延时锁相环的设计.pdf
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片.现在,FPGA已广泛地应用于通信,消费类电子和车用电子类等领域,但国内市场基本上是
3 2020-08-22 -
基于FPGA的数字信号处理算法研究与高效实现
基于FPGA的数字信号处理算法研究与高效实现
17 2019-05-06
暂无评论