EDA/PLD中的解析高速ADC和DAC与FPGA的配合使用
用户评论
推荐下载
-
EDA PLD中的FPGA远程更新重启系统
正文 1) 因为FPGA具有开发周期短,可更新等优点,现在有越来越多的通讯系统采用FPGA作为实际产品方案。已经有大量的FPGA应用到通讯系统中,为了降低系统维护的人力成本,需要能够实现FPGA远
11 2020-10-28 -
EDA PLD中的非易失性FPGA
非易失陛安全FPGA实现最高系统集成,Spartan-3AN平台针对要求非易矢性系统集成、安全性或大型用户Flash的应用. (1) SRAM FPGA和Flash技术突破性的强强结合。 (2
18 2020-11-17 -
EDA PLD中的Spartan3系列FPGA
作为Spartan-3系列平台的第1个成员,Spartan-3早在2002年就已经推出。当时大胆采用最新的90 nm工艺技术和交错排列引脚技术降低了晶片尺寸和成本,提高了生产效率,并实现了单位逻辑和单
21 2020-11-17 -
EDA PLD中的采用FPGA实现脉动阵列
微电子学的发展彻底改变了计算机的设计:集成电路技术增加了能够安装到单个芯片中的元器件数目及其复杂度。因此,采用这种技术可以构建低成本、专用的外围器件,从而迅速地解决复杂的问题。 大规模集成电路(VLS
19 2020-12-13 -
EDA PLD中的FPGA硬件系统的调试方法
在调试FPGA电路时要遵循一定的原则和技巧,才能减少调试时间,避免误操作损坏电路。一般情况下,可以参考以下步骤进行FPGA硬件系统的调试。 (1)首先在焊接硬件电路时,只焊接电源部分。使用万用表进
25 2020-11-09 -
EDA PLD中的优化FPGA功耗的设计技术
无论从微观到宏观、从延长电池寿命到减少全球变暖的温室效应等等,各种不同因素都在迅速推动系统设计人员关注节能问题。一项有关设计优先考虑事项的最新调查指出,大部分工程师已把功耗排在首位,或者是将其紧跟在性
21 2020-11-09 -
EDA PLD中的LS码及其FPGA的实现
0 引 言 众所周知,在二元域、有限域以及复数域都不存在理想的地址码,如m序列、Gold序列以及Walsh码的相关性都不理想,这使得采用传统扩频码的CDMA系统是一个自干扰系统,需要采用联合检测技
14 2020-11-10 -
EDA PLD中的FPGA设计当中的功耗问题
随着FPGA的密度越来越高,设计者们正在节能降耗方面取得越来越多的进展。出现降低功耗这一趋势的另一个原因是FPGA正在越来越广泛地应用于智能手机、媒体播放器、游戏机、卫星导航设备以及数码相机/摄像机等
39 2020-11-06 -
EDA PLD中的浮点LMS算法的FPGA实现
引言 LMS(最小均方)算法因其收敛速度快及算法实现简单等特点在自适应滤波器、自适应天线阵技术等领域得到了十分广泛的应用。为了发挥算法的最佳性能,必须采用具有大动态范围及运算精度的浮点运算,而浮点
5 2020-12-17 -
EDA PLD中的FPGA的配置及接口电路
与CPLD不同,FPGA是基于门阵列方式为用户提供可编程资源的,其内部逻辑结构的形成是由配置数据决定的。这些配置数据通过外部控制电路或微处理器加载到FPGA内部的SRAM中,由于SRAM的易失性,每次
22 2020-12-17
暂无评论