基于FPGA的SCL译码算法优化与设计
由于极化码被指出在二进制离散无记忆信道中具有实现其极限容量的理论性能,近年来极化码在通信领域的贡献日渐凸显。极化码的译码系统可采用软件或者硬件方式实现,其中使用软件方式时译码效率受限于CPU的串行处理模式,因此在具有并行工作模式的FPGA上进行极化码的译码实现对于通信系统来说具有非常大的意义。首先介绍了极化码的SCL译码算法;然后针对该算法进行优化从而提高译码效率,以及针对该算法在FPGA上的实现进行了定点量化的改进;最后对译码器进行硬件仿真,以及在FPGA上进行了实现与性能分析。实验结果表明该译码器在码长为512时译码最高频率为143.988 MHz,吞吐率为28.79 Mb/s。
用户评论
推荐下载
-
基于FPGA单片机的24译码器
24译码器,基于FPGA单片机的24译码器
27 2019-05-04 -
基于Xilinx FPGA的高速Viterbi回溯译码器
摘 要:分析了新一代通信系统的发展对Viterbi译码器速率提出了更高的要求,通过优化Viterbi译码器结构,在XilinxVirtexIIPFGA上实现了速率30Mb/s以上的256状态Viter
18 2021-02-06 -
基于DSP的viterbi译码器的设计与实现
基于DSP的viterbi译码器的设计与实现
33 2019-09-06 -
RS编译码的FPGA实现
RS 编译代码的 FPGA 实现
36 2019-06-21 -
基于FPGA设计DSP的实践与改进设计
本文介绍了一种基于FPGA设计DSP的实践与改进设计,感性趣的朋友可以参考下。
17 2020-08-23 -
基于fpga的des算法
des算法,使用alter公司的quartus软件,基于低成本的fpga,用vhdl语言编写,程序通过编译,仿真结果正确
11 2019-03-05 -
论文研究TPC译码算法的改进及其FPGA实现.pdf
TPC译码算法的改进及其FPGA实现,商通,李道本,TPC码配合迭代译码算法有着较好的误码性能。而传统的TPC译码算法由于采用了SISO译码并结合软信息的相互迭代,算法复杂度比较高,硬��
14 2020-03-19 -
基于FPGA的神经振荡器设计及优化
基于FPGA的神经振荡器设计及优化原创性声明郑重声明:本论文《基于FPGA的神经振荡器设计及优化》是作者在华南理工大学就读硕士学位期间,进行研究工作所取得的原创成果,论文中除注明引用的内容外,不包含任
12 2020-11-29 -
基于CPLD及FPGA的VHDL语言电路优化设计
VHDL(Very High Speed Integrated CIRCUITHARDWARE DESCRIPTION Language)是IEEE工业标准硬件描述语言,是随着可编程逻辑器件(PLD)
19 2020-09-01 -
基于FPGA数字系统设计的速度优化方法研究
基于 FPGA 数字系统设计 的速度优化方法研究
23 2019-02-25
暂无评论