赛灵思FPGA SPARTAN3A 的DDR2接口设计
基于FPGA的SDRAM控制器,以高可靠性、强可移植性、易于集成的特点,逐渐取代以往的专用控制器而成为主流解决方案。本文采用Xilinx公司的Spartan-3A系列FPGA和Hynix公司的DDR2 SDRAM器件HY5PS121621实现DDR2控制器的设计。
用户评论
推荐下载
-
DDR_DDR2接口的FIFO设计
DDR_DDR2接口的FIFO设计
10 2020-07-27 -
用PlanAhead的必要设计赛灵思培训课程
PlanAhead软件特征;把设计导入到PlanAhead工程环境;为优化速度分配I/O;运行DRC和噪声分析;导入HDL源,阐述和分析RTL网表;从Xilinx IP目录实例化一个核心。
6 2022-10-10 -
基于spartan6FPGA的DDR3IP核应用
基于spartan6系列xc6slx75t芯片的DDR3 IP核验证程序,自己编写用户端口部分逻辑代码,产生递增数写1G DDR3芯片全地址空间,并回读比较。
24 2019-03-12 -
FPGA与DDR2_SDRAM接口
详细介绍了接口描述FPGA与DDR2-SDRAM接口
31 2018-12-08 -
赛灵思Zynq_7000_PCB设计指导
赛灵思Zynq-7000-PCB设计指导,里面的讲解非常详细。
27 2019-05-15 -
赛灵思ZYNQ器件设计开发300问
对ZYNQ的一些基础知识的介绍,供初学者开始时使用,得自官网技术人员的一些回答
31 2019-07-28 -
赛灵思设计套件10.1深入教程
此文件是赛灵思设计套件10.1深入教程,来源于赛灵思官网
23 2019-08-01 -
基于USB2_0和DDR2的数据采集系统设计与FPGA实现
采用DDR2 SDRAM作为被采集数据的缓存技术, 给出了USB2.0与DDR2相结合的实时、高速数据采集系统的解决方案, 同时提出了对数据采集系统的改进思路以及在Xilinx的Virtex5 LX3
9 2020-10-28 -
基于赛灵思FPGA的硬件加速技术打造高速系统
设计人员时常需要通过增加计算能力或额外输入(或两者)延长现有的嵌入式系统的寿命。而可编程系统平台在这里大有用武之地。我们曾经希望用安全网络连接功能升级一套网络可编程系统。安全网络连接功能需要加密才能运
7 2020-10-28 -
采用赛灵思FPGA实现可扩展的MIMO预编码内核
作为首选的 5G 无线网络基础架构,大规模 MIMO 无线系统现已领跑整个行业。低时延预编码实现方案是充分利用多输入多输出 (MIMO) 方案多传输架构内在优势的关键。
11 2020-08-19
暂无评论