EDA/PLD中的基于FPGA的部分响应CPM信号解调器的设计
用户评论
推荐下载
-
EDA PLD中的FPGA高速收发器设计原则
高速收发器(SERDES)的运用范围十分广泛, 包括通讯、计算机、工业和储存,以及必须在芯片与芯片/模块之间、或在背板/电缆上传输大量数据的系统。但普通高速收发器的并行总线设计已无法满足现在的要求。将
14 2020-11-08 -
EDA PLD中的解析FPGA低功耗设计
在项目设计初期,基于硬件电源模块的设计考虑,对FPGA设计中的功耗估计是必不可少的。笔者经历过一个项目,整个系统的功耗达到了100w,而单片FPGA的功耗估计得到为20w左右,有点过高了,功耗过高则会
6 2020-10-27 -
EDA PLD中的FPGA架构的功耗
减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的良好设计规范
28 2020-11-06 -
EDA PLD中的Actel混合信号FPGA的生态开发环境
Actel 公司宣布通过支持电源和热管理应用的生态开发环境来进一步增强 Actel Fusion:trade_mark:混合信号可编程系统芯片 (PSC),用以帮助客户加快针对 Actel 混合信号F
5 2020-12-12 -
EDA PLD中的基于欧姆龙CPM1A的抢答器设计与应用
摘要:用欧姆龙CPM1A 型PLC 设计出了八路抢答器,本文介绍的PLC 控制抢答器,思路清晰,程序设计易于理解,方便制作,能准确、快速做出判断,具有很强的实用性,特别适合学生作为初步的应用训练,既解
11 2020-10-27 -
EDA PLD中的FPGA时序收敛
您编写的代码是不是虽然在仿真器中表现正常,但是在现场却断断续续出错?要不然就是有可能在您使用更高版本的工具链进行编译时,它开始出错。您检查自己的测试平台,并确认测试已经做到 100% 的完全覆盖,而且
17 2020-11-06 -
EDA PLD中的主流FPGA简介
多个平台中的每一个都针对特定的应用领域进行了优化,将系统成本降到了最低。 (1) Spartan-3A平台:针对I/O进行了优化。 针对那些I/O数和性能比逻辑密度更重要的应用,特别适用于桥接
24 2020-11-18 -
EDA PLD中的信号整形电路的设计
最简单的信号整形电路就是一个单门限电压比较器(如图1 所示),当输入信号每通过一次零时触发器的输出就要产生一次突然的变化。当输入正弦波时,每过一次零,比较器的输出端将产生一次电压跳变,它的正负向幅度均
17 2020-11-18 -
EDA PLD中的基于FPGA的永磁同步电机控制器设计
摘要:提出一种基于FPGA的永磁同步电机控制器的设计方案,该设计可应用于具有高动态性能要求的永磁同步电机伺服控制系统。为提高伺服控制系统的实时性,简化电路及节省成本,该系统设计采用Ahera公司生产的
12 2020-11-08 -
EDA PLD中的基于FPGA控制的LED汉字滚动显示器设计
0 引言 现代文明的一个显著特征是城市中随处可见的五颜六色的广告宣传,其中大多都是由LED点阵制作的汉字或图形广告,广泛应用在银行、医院、酒店、火车站、体育场馆等各种公共场所。 汉字滚动显示器
10 2020-11-06
暂无评论