EDA/PLD中的基于MAX+ PLUS 的十进制计数器的设计
摘 要: MAX+ PLUS II 软件是一种易学易用的设计开发环境, 它在数字电路设计中的应用越来越广泛。基于此, 首先介绍了MAX + PLUS II 软件常用的设计输入方法; 其次设计了十进制计数电路, 并用MAX + PLUS II软件对电路进行了仿真; 最后将该电路图下载到实验箱验证了其功能的正确性。 0 引言 MAX+ PLUS II 开发系统是易学易用的完全集成化的设计开发环境。目前已发行10. 0 版本。该软件与LATTICE公司的iSPEXPERT及XILINX的FOUNDATION 相比具有使用简单,操作灵活,支持的器件多,设计输入方法灵活多变等特点。常用的设计输入方法
用户评论
推荐下载
-
基于VHDL语言的60进制加法计数器
这是一个由VHDL语言实现的60进制的加法计数器的实例代码。
54 2018-12-07 -
基于basys2的12进制计数器
Based on basys2's 12-digit counter
42 2019-06-21 -
十进制加法器的设计
EDA课程设计,设计了一个十进制加法器,内容包括加法器的原理,电路原理图以及仿真结果图
42 2019-01-19 -
EDA技术实验教案全加器十进制频率计数字秒表
EDA技术实验教案实验一 1位全加器原理图输入设计实验五 4位十进制频率计VHDL文本输入设计实验七 数字秒表VHDL文本输入设计实验八 交通灯信号控制器VHDL文本输入设计
25 2019-09-04 -
12进制计数器的VHDL程序设计
12进制计数器的VHDL程序设计
31 2019-04-30 -
数电74290设计的103进制计数器
用三个74290芯片和三个数码管设计的103进制计数器。计数为103.
25 2020-07-25 -
键盘输入的字符计数十进制输出
汇编实验,从键盘输入字符,可以是数字,字母,符号,将其进行分类计数用十进制方式输出结果
17 2019-02-27 -
eda实验计数器
计数器的基本设计eda实验学习的一大学习资料
23 2019-09-06 -
EDA实验计数器
EDA实验,用QuartersⅡ软件写的。(供EDA初学者参考,我这儿还有EDA编写的电子琴,全加器等,有需要的可以再联系)
39 2019-04-29 -
六位十进制计数显示器
设计6位十进制计数显示器电路,要认真并准确地理解有关要求,独立完成系统设计,要求所设计的电路具有以下功能:(1)能够实现0-999999的计数并显示;(2)具备计数数据的锁存功能;(3)采用数码管显示
20 2019-07-15
暂无评论