EDA/PLD中的新兴标准助力基于TLM的验证
用户评论
推荐下载
-
新兴标准助力基于TLM的验证
与电子产业的其它领域一样,在设计自动化领域,借助标准化,许多技术和方法学得以被广泛接受。例如,硬件描述语言Verilog的标准化使得RTL综合在80年代中期就开始应用。 在验证领域,使得基于事务的
19 2021-02-25 -
EDA PLD中的基于VHDL语言的IP核验证
引言 在IC(integrated circuit.集成电路)发展到超大规模阶段的今天,基于IP(Intellectual Property,知识产权)核的IC设计及其再利用是保证SoC(
15 2020-12-13 -
EDA PLD中的基于FPGA的NoC验证平台的构建
半导体工艺技术进入深亚微米时代后,基于总线系统芯片SoC(Svstem on Chip)的体系结构在物理设计、通信带宽以及功耗等方面无法满足未来多IP体系发展的需求。片上网络NoC(Netwotlk
10 2020-11-09 -
EDA PLD中的利用基于SystemC TLM的方法学进行IP开发和FPGA建模
随着系统级芯片技术的出现,设计规模正变得越来越大,因而变得非常复杂,同时上市时间也变得更加苛刻。通常RTL已经不足以担当这一新的角色。上述这些因素正驱使设计师开发新的方法学,用于复杂IP(硬件和软件)
6 2020-11-10 -
EDA PLD中的再读标准IO中的读函数
作者:王姗姗,华清远见嵌入式学院讲师。 在标准IO中,对于文件的读写无非三种方式: (1) 每次一个字符的I / O。 (2) 每次一行的I / O。 (3) 直接I / O。 似
27 2020-11-10 -
EDA PLD中的Agilent推出GENESYS EDA软件套件助力RF设计
安捷伦科技(Agilent Technologies)发表四款售价低于1万美金的GENESYS电子设计自动化(EDA)软件配置,其主要诉求为经济的RF电路与系统设计。这些新的软件套件提供线性、非线性和
10 2020-11-21 -
EDA PLD中的EDA的模块模型
在VHDL的设计中,最常用的方法就是将数字系统的整体逐步分解为各个子系统和模块,若子系统规模较大,则还需将子系统进一步分解为更小的子系统和模块,层层分解,直至整个系统中各子系统关系合理,并便于逻辑电路
17 2020-11-17 -
EDA PLD中的ASIC设计中验证工具选择实例
前言 伴随着工艺技术水平的提高,当前ASIC设计规模和设计复杂度也不断的提高。合理的选择验证工具在ASIC设计过程中起了关键作用。下面就结合实际的项目开发,对比验证工具的特点,帮助大家更好
21 2020-12-12 -
EDA PLD中的利用VMM建立基于事务的层次化验证平台
摘要:VMM是一种基于 SystemVerilog语言的验证方法学,它通过引入断言、抽象化、自动化与重用这四种机制提高了项目验证的生产率。本文通过一个实例介绍怎样利用 VMM建立基于事务的可重用的层次
6 2020-11-08 -
EDA PLD中的系统的硬件验证单元电路的调试
FPGA/CPLD数据采集电路的调试:使用MAX+plus II 10.0、计算机、GW48-CK EDA实验开发系统等软件和设备,对FPGA/CPLD坝刂控电路进行VHDL程序的调试、有关仿真以及编
15 2020-11-17
暂无评论